Notas de la versión Vivado IP
Este artículo contiene un listado de todos los registros de respuesta de “Notas de la versión de Vivado™ IP – Información del registro de cambios de todas las IP” y la versión correspondiente de las herramientas Vivado.
por: AMD
El IP de Lossless Compression LogiCORE™ está diseñado para ser utilizado para la descompresión en línea en aplicaciones de almacenamiento y redes.
Este producto ha sido descatalogado. No recomendado para nuevos diseños.
El IP de Lossless Compression LogiCORE™ está diseñado para ser utilizado para la descompresión en línea en aplicaciones de almacenamiento y redes.
Los requisitos de tamaño de almacenamiento han crecido exponencialmente a lo largo de los años. Debido a esto, hay una demanda significativa de algoritmos de compresión/descompresión sin pérdidas. Estos algoritmos no solo deben ser sin pérdidas, sino que también deben ser capaces de operar en línea y proporcionar un alto ancho de banda. El IP de Lossless Compression es una colección creciente de estos algoritmos, todos bajo un solo envoltorio, para una integración sin interrupciones en sistemas de alto rendimiento.
Tiempo de espera de la evaluación del hardware*: ~1-8 h
| LogiCORE™ | Versión | Compatibilidad con AXI4 | Compatibilidad de software | Familias de dispositivos compatibles |
| Lossless Compression EF-DI-COMPRESS-SITE |
v2.1 | AXI4-Stream |
Vivado™ 2022.2 | SoC adaptable Versal™ Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale |
Descarga el software requerido en la página Descargas de AMD. Para obtener información sobre nuevas funciones, problemas conocidos y parches, visita el Centro de soluciones de licencias.
* Una licencia de evaluación de hardware para cualquiera de los núcleos IP anteriores te permitirá parametrizar y generar estos núcleos, además de crear instancias de estos, en tu diseño. También tendrás la capacidad de realizar simulaciones funcionales y de tiempo, además de generar una secuencia binaria que podrás utilizar para descargar y configurar tu diseño en hardware.
Los núcleos IP de esta tabla serán completamente funcionales en el dispositivo programado durante cierta cantidad de tiempo. Después de este tiempo, “se agotará el tiempo de espera” de la IP (dejará de funcionar) y tendrás que descargar y configurar la FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo) de nuevo.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.