Notas de la versión de ISE
Este documento contiene una lista de tablas de notas de la versión, una para cada núcleo IP.
por: AMD
La solución AMD Endpoint for Gen1 PCI Express® incluye un núcleo de punto de conexión completo de 1, 4 y 8 carriles PCI Express y un núcleo de capa de protocolo de interfaz PIPE para PCI Express.
Virtex™ 5 FPGA, Gen1 PCI Express®
La solución AMD Endpoint for Gen1 PCI Express incluye un núcleo de punto de conexión completo de 1, 4 y 8 carriles PCI Express y un núcleo de capa de protocolo de interfaz PIPE para PCI Express. Además, también está disponible un kit de desarrollo para punto de conexión PCI Express. Estas soluciones se pueden utilizar en plataformas de comunicación, multimedia, servidor y móviles y permite aplicaciones como imágenes médicas exigentes, videojuegos de gráficos intensivos, transmisión de video en vivo de calidad DVD en el escritorio y tarjetas de interfaz Ethernet de 10 Gigabit. Este núcleo, combinado con otras soluciones de conectividad ayuda a los clientes a preservar su inversión en tecnologías más antiguas y permite un puente sin interrupciones con otras interfaces estándar y propietarias.
Tiempo de espera de la evaluación del hardware*: ~8 h
| LogiCORE™ | Versión | Compatibilidad de software | Familias de dispositivos compatibles |
|---|---|---|---|
| Solución Endpoint for Gen1 PCI Express® | v3.7 | ISE™ 12.1 | Virtex™ 5 LXT/SXT -1 o superior Virtex 4 FX 1 carril: -10 o superior 4 carriles de 64 bits: -10 o superior 4 carriles de 32 bits y 8 carriles: -11 o superior |
Descarga el software requerido en la página Descargas de AMD. Para obtener información sobre nuevas funciones, problemas conocidos y parches, visita el Centro de soluciones de licencias.
* Una licencia de evaluación de hardware para cualquiera de los núcleos IP anteriores te permitirá parametrizar y generar estos núcleos, además de crear instancias de estos, en tu diseño. También tendrás la capacidad de realizar simulaciones funcionales y de tiempo, además de generar una secuencia binaria que podrás utilizar para descargar y configurar tu diseño en hardware.
Los núcleos IP de esta tabla serán completamente funcionales en el dispositivo programado durante cierta cantidad de tiempo. Después de este tiempo, “se agotará el tiempo de espera” de la IP (dejará de funcionar) y tendrás que descargar y configurar la FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo) de nuevo.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.