Notas de la versión de ISE
Este documento contiene una lista de tablas de notas de la versión, una para cada núcleo IP.
por: AMD
El núcleo LogiCORE™ ChipScope™ Pro Integrated Bit Error Ratio Tester (IBERT) para los transceptores Virtex™ 6 FPGA GTH es un núcleo personalizable que se puede utilizar para evaluar y monitorear los transceptores Virtex 6 GTH.
El núcleo LogiCORE™ ChipScope™ Pro Integrated Bit Error Ratio Tester (IBERT) para los transceptores Virtex™ 6 FPGA GTH es un núcleo personalizable que se puede utilizar para evaluar y monitorear los transceptores Virtex 6 GTH. El diseño incluye generadores de patrones y comprobadores implementados en la lógica FPGA, así como acceso a los puertos y atributos DRP de los transceptores serie. También se incluye la lógica de comunicación, para permitir que el diseño sea accesible en tiempo de ejecución a través de JTAG. El núcleo IBERT es un diseño autónomo y, cuando se genera, se ejecuta a lo largo de todo el flujo de implementación, incluida la generación de la secuencia binaria.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.