Notas de la versión Vivado IP
Este artículo contiene un listado de todos los registros de respuesta de “Notas de la versión de Vivado™ IP – Información del registro de cambios de todas las IP” y la versión correspondiente de las herramientas Vivado.
por: AMD
La IP de LTPI está diseñada para usarse dentro de un servidor de centro de datos a fin de permitir la asignación y el transporte de varias interfaces de E/S de baja velocidad (conocidas como canales), como GPIO (General Purpose Input/Output, entrada/salida de propósito general), UART (Universal Asynchronous Receiver-Transmitter, transmisor-receptor asíncrono universal), I2C/SMBus, OEM (Original Equipment Manufacturer, fabricante de equipo original) y canal de datos asignados en memoria (es decir, AXI4-Lite) mediante un enlace serial de señalización diferencial de bajo voltaje (LVDS) de alta velocidad.
La IP de LTPI está diseñada a fin de permitir la asignación y el transporte de varias interfaces de E/S de baja velocidad (conocidas como canales), como GPIO, UART, I2C/SMBus, OEM y canal de datos asignados en memoria (es decir, AXI4-Lite) mediante un enlace serial de señalización diferencial de bajo voltaje (LVDS) de alta velocidad. Para sistemas que incorporan especificaciones OCP DC-SCM, el LTPI puede permitir que se compartan más señales entre el módulo BMC (SCM) y el módulo procesador host (HPM). La interfaz LVDS (low-voltage differential signaling, señal diferencial de bajo voltaje) está diseñada para FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo) de bajo costo y baja potencia, lo que la hace ideal para diseños con recursos limitados. Como protocolo estándar de la industria, LTPI garantiza una amplia compatibilidad y asistencia a largo plazo entre los proveedores. Además, la arquitectura configurable y escalable de LTPI permite a los diseñadores personalizar la interfaz a fin de satisfacer las diferentes necesidades de rendimiento e integración.
El acceso completo a este núcleo IP, incluida la capacidad de generación de secuencia binaria, requiere que generes e instales una clave de licencia completa.
Consulta el enlace de requisitos en la página de productos de este núcleo para obtener información sobre lo siguiente:
Este núcleo se ofrece conforme a los siguientes términos de licencia: Acuerdo de licencia del núcleo.
Para comprar un núcleo LogiCORE™ IP, comunícate con tu representante de ventas local mediante referencia al número de pieza en la tabla a continuación:
| Nombre del producto LogiCORE | Número de pieza |
| LTPI | EF-DI-LTPI-SITE |
Después de comprar una licencia para este núcleo, sigue las instrucciones en el correo electrónico de confirmación de compra que recibirás cuando descargues la lista de red del núcleo IP del Sitio de licencias, y cuando generes e instales una clave de licencia completa a fin de activar el acceso completo al núcleo.
Para obtener información sobre nuevas funciones, problemas conocidos y parches, consulta el documento de instalación, licencias y notas de la versión disponible en el Centro de soluciones de licencias
| LogiCORE™ | Versión | Interfaces de usuario compatibles | Compatibilidad de software | Familias de dispositivos compatibles |
|---|---|---|---|---|
| LTPI | v3.0 | Interfaz AXI4-Lite GPIO (General Purpose Input/Output, entrada/salida de propósito general) UART SMBus/I2C Canal OEM Canal de datos |
Vivado™ 2025.2 | AMD Artix™ 7 AMD Artix UltraScale+™ AMD Kintex™ 7 AMD Kintex UltraScale+ AMD Spartan™ 7 AMD Spartan UltraScale+ |
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.