Notas de la versión Vivado IP
Este artículo contiene un listado de todos los registros de respuesta de “Notas de la versión de Vivado™ IP – Información del registro de cambios de todas las IP” y la versión correspondiente de las herramientas Vivado.
por: AMD
La red programable en chip (NoC2) AMD Versal™ es una red de interconexión AXI utilizada para compartir datos entre terminales IP en la lógica programable (PL), el sistema de procesamiento (PS) y el controlador de memoria integrado DDR5/LPDDR5/LPDDR5X.
La red programable en chip (NoC2) AMD Versal™ es una red de interconexión AXI utilizada para compartir datos entre terminales IP en la lógica programable (PL), el sistema de procesamiento (PS) y otros bloques integrados. Esta infraestructura de todo el dispositivo es una ruta de datos integrada de alta velocidad con conmutación dedicada. El NoC se puede configurar lógicamente para representar topologías complejas con una serie de trayectos horizontales y verticales y un conjunto de componentes arquitectónicos personalizables.
El controlador de memoria integrado admite interfaces de memoria DDR5, LPDDR5 y LPDDR5X. Es compatible con una amplia variedad de topologías DIMM y de componentes. Tiene dos puertos de interfaz NoC programables y está diseñado para admitir múltiples flujos de tráfico. Hay clases de calidad de servicio (QoS) disponibles para garantizar la priorización adecuada de los comandos. El controlador acepta transacciones de ráfaga e implementa el reordenamiento de comandos para maximizar la eficiencia de la interfaz de memoria. Las funciones opcionales de confiabilidad y seguridad de la interfaz externa incluyen detección y corrección de errores ECC, además de cifrado y descifrado en línea.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.