Notas de la versión Vivado IP
Este artículo contiene un listado de todos los registros de respuesta de “Notas de la versión de Vivado™ IP – Información del registro de cambios de todas las IP” y la versión correspondiente de las herramientas Vivado.
por: AMD
El núcleo IP AXI Direct Memory Access (AXI DMA) proporciona acceso directo a la memoria de alto ancho de banda entre las interfaces IP AXI4 y AXI4-Stream.
El núcleo IP AXI Direct Memory Access (AXI DMA) proporciona acceso directo a la memoria de alto ancho de banda entre las interfaces IP AXI4 y AXI4-Stream. Sus capacidades opcionales de recopilación de dispersión también descargan tareas de movimiento de datos de la CPU en sistemas basados en procesadores. Se accede a los registros de inicialización, estado y gestión a través de una interfaz secundaria AXI4-Lite. La siguiente figura ilustra la composición funcional del núcleo.
| LogiCORE™ | Versión | Compatibilidad con AXI4 | Compatibilidad de software | Familias de dispositivos compatibles |
|---|---|---|---|---|
| AXI DMA Controller |
v7.1 | AXI4 AXI4-Stream AXI4-Lite |
Vivado™ 2025.1 | SoC adaptable Versal™ Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale Zynq 7000 Artix™ 7 Kintex 7 Virtex 7 |
| AXI DMA Controller |
v6.03a | AXI4 AXI4-Stream AXI4-Lite |
ISE™ 14.4 EDK™ 14.4 |
Zynq 7000 Artix 7 Kintex 7 Virtex 7 Virtex 6 CXT/HXT/LXT/SXT Spartan™ 6 LXT/LX |
Descarga el software requerido en la página Descargas de AMD. Para obtener información sobre nuevas funciones, problemas conocidos y parches, visita el Centro de soluciones de licencias.
* Una licencia de evaluación de hardware para cualquiera de los núcleos IP anteriores te permitirá parametrizar y generar estos núcleos, además de crear instancias de estos, en tu diseño. También tendrás la capacidad de realizar simulaciones funcionales y de tiempo, además de generar una secuencia binaria que podrás utilizar para descargar y configurar tu diseño en hardware.
Los núcleos IP de esta tabla serán completamente funcionales en el dispositivo programado durante cierta cantidad de tiempo. Después de este tiempo, “se agotará el tiempo de espera” de la IP (dejará de funcionar) y tendrás que descargar y configurar la FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo) de nuevo.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.