Notas de la versión Vivado IP
Este artículo contiene un listado de todos los registros de respuesta de “Notas de la versión de Vivado™ IP – Información del registro de cambios de todas las IP” y la versión correspondiente de las herramientas Vivado.
por: AMD
El núcleo AMD CAN FD IP es ideal para aplicaciones automotrices e industriales, como puertas de enlace automotrices, unidades de control de carrocería, controladores de dominio, equipos de prueba automotriz, grupos de instrumentos, controles de sensores y redes industriales que requieren tasas de datos más altas que las redes de CAN convencionales.
Es necesario tener una licencia válida del protocolo Bosch CAN FD antes de vender un dispositivo que contenga el núcleo AMD CAN FD IP.
El núcleo AMD CAN FD IP es ideal para aplicaciones automotrices e industriales, como puertas de enlace automotrices, unidades de control de carrocería, controladores de dominio, equipos de prueba automotriz, grupos de instrumentos, controles de sensores y redes industriales que requieren tasas de datos más altas que las redes de CAN convencionales. El núcleo CAN FD cumple con la especificación ISO 11898-1/2015.
El acceso completo a este núcleo IP, incluida la capacidad de generación de secuencia binaria, requiere que generes e instales una clave de licencia completa.
Consulta el enlace de requisitos en la página de productos de este núcleo para obtener información sobre lo siguiente:
Se definen dos categorías de licenciatarios para el núcleo CAN FD:
Es necesario tener una licencia válida del protocolo Bosch CAN FD antes de vender un dispositivo que contenga el núcleo AMD CAN FD IP.
Para comprar el núcleo CAN FD LogiCORE IP, comunícate con tu representante de ventas local mediante referencia al número de pieza en la tabla a continuación.
| Nombre del producto LogiCORE | Número de pieza |
| CAN FD para aplicaciones automotrices | EF-DI-CANFD-XA-SITE |
| CAN FD para aplicaciones no automotrices | EF-DI-CANFD-XC-SITE |
Después de comprar una licencia para este núcleo, sigue las instrucciones en el correo electrónico de confirmación de compra que recibirás cuando descargues la lista de red del núcleo IP del Sitio de licencias, y cuando generes e instales una clave de licencia completa a fin de activar el acceso completo al núcleo.
Para obtener información sobre nuevas funciones, problemas conocidos y parches, consulta el documento de instalación, licencias y notas de la versión disponible en el Centro de soluciones de licencias.
AMD es compatible con la evaluación completa del hardware del sistema. La clave de licencia de evaluación para este núcleo te permitirá parametrizar, generar y crear instancias de esta IP en su diseño. También te permitirá realizar simulaciones funcionales y de tiempo, generar una secuencia binaria y descargar y configurar tu diseño en hardware. La IP que resulta estará totalmente funcional en la FPGA durante cierto tiempo y después de este dejará de funcionar. Para restaurar el funcionamiento del núcleo de evaluación en su diseño, solo reconfigura la FPGA con la secuencia binaria.
Consulta el enlace Requisitos en la página del producto para este núcleo a fin de obtener más detalles sobre los requisitos del sistema para las configuraciones Vivado™ y EDK™ de este núcleo.
Considera que los términos del Acuerdo de licencia de evaluación de CAN LogiCORE™ IP se aplican a tu evaluación de este núcleo.
Evaluación de solo simulación
Evaluación completa del hardware del sistema
Los procedimientos son los mismos que para la Evaluación de solo simulación, excepto que para la configuración del catálogo de IP del núcleo, debes solicitar e instalar adicionalmente una clave de licencia de Evaluación completa del hardware del sistema. Esto te permitirá generar una secuencia binaria que puedes utilizar para programar una AMD FPGA y evaluar el núcleo en el hardware durante un tiempo limitado.
Las claves de licencia de evaluación IP en EDK están preprogramadas con un período de evaluación de 14 meses que comienza a partir de la fecha de lanzamiento oficial de su versión particular de EDK. Puedes generar sistemas EDK que contengan estos núcleos completos de evaluación de hardware del sistema durante el período de evaluación de 14 meses. Cuando se programan en un FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo), los núcleos de evaluación funcionarán durante cierto período cuando se ejecuten a la frecuencia de reloj nominal especificada para el núcleo.
Para evaluar este núcleo en EDK, solo sigue estos pasos:
Después de comprar una licencia para el núcleo, podrás generar una clave de licencia electrónica “completa” para la última versión del núcleo. Dado que la clave de licencia completa no expira, instalarla te permitirá generar nuevos sistemas EDK que contengan la versión principal en cuestión de manera indefinida. Los sistemas que contienen el núcleo generado con una licencia completa no se agotarán cuando se programen en una FPGA.
Puedes personalizar la IP para usar en tu diseño mediante la especificación de valores para los diversos parámetros asociados con el núcleo IP a través de los siguientes pasos:
Tiempo de espera de la evaluación del hardware*: ~6 h
| LogiCORE™ | Versión | Compatibilidad con AXI4 | Compatibilidad de software | Familias de dispositivos compatibles |
|---|---|---|---|---|
| CAN FD | v3.0 | AXI4-Lite | Vivado™ 2025.1 | SoC adaptable Versal™ Artix™ UltraScale+™ Kintex™ UltraScale+ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale Zynq UltraScale Artix 7 Kintex 7 Virtex 7 Zynq 7000 |
Descarga el software requerido en la página Descargas de AMD. Para obtener información sobre nuevas funciones, problemas conocidos y parches, visita el Centro de soluciones de licencias.
* Una licencia de evaluación de hardware para cualquiera de los núcleos IP anteriores te permitirá parametrizar y generar estos núcleos, además de crear instancias de estos, en tu diseño. También tendrás la capacidad de realizar simulaciones funcionales y de tiempo, además de generar una secuencia binaria que podrás utilizar para descargar y configurar tu diseño en hardware.
Los núcleos IP de esta tabla serán completamente funcionales en el dispositivo programado durante cierta cantidad de tiempo. Después de este tiempo, “se agotará el tiempo de espera” de la IP (dejará de funcionar) y tendrás que descargar y configurar la FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo) de nuevo.
Algunas tecnologías AMD pueden requerir activación o habilitación por parte de terceros. Las funciones compatibles pueden variar según el sistema operativo. Confirma las funciones específicas con el fabricante del sistema. Ninguna tecnología o producto puede ser completamente seguro.