Las soluciones rentables comienzan con un chip innovador y herramientas superiores

Mayor valor. Tiempo de comercialización más rápido. Menor costo total de solución.

El costo total de una solución implica algo más que solo chips. Para optimizar realmente los costos de los diseños FPGA (Field-Programmable Gate Arrays, matriz de puertas lógicas programable en campo), debes tener en cuenta la eficiencia de la estructura, las características del embalaje, los costos y la facilidad de uso de las herramientas de diseño, las licencias IP, el esfuerzo de desarrollo y mucho más.

Los dispositivos de la cartera de productos con optimización de costos de AMD ofrecen una arquitectura de chip de última generación optimizada para ofrecer rendimiento y ahorro de energía1. Con una trayectoria demostrada hacia el éxito del diseño, AMD Vivado™ Design Suite permite acelerar el tiempo de comercialización y la obtención de ingresos. Simplifica tu diseño con un único proveedor y reduce el costo total de la solución2.

Qué hace AMD para destacarse del resto: Integración de sistemas

Asegura. Certifica. Integra. Llega al mercado más rápido.

Los sistemas seguros comienzan con un arranque seguro

El arranque seguro es la base de un sistema seguro, lo que garantiza la autenticidad del código que se ejecuta en tu dispositivo y protege tu IP. Las FPGA AMD Spartan™ UltraScale+™ ofrecen funciones de seguridad avanzadas que incluyen lo más reciente en cumplimiento de criptografía postcuántica (PQC) CNSA 2.0 y el arranque seguro FPGA.

Protege tu sistema con arranque seguro compatible con PQC CNSA 2.0 y protección en múltiples niveles:

  • RSA-2048
  • Criptografía postcuántica AES-GCM certificada por el NIST
  • Función físicamente no clonable (PUF) y True Random Number Generator (TRNG)
  • Capacidades antimanipulación

Descubre cómo AMD ofrece liderazgo en soluciones de seguridad FPGA y SoC de última generación.

shield

Acelera la certificación de seguridad funcional

Acelera la entrada al mercado con flujos de diseño de seguridad certificados por TÜV SÜD para chips y software. AMD proporciona una solución integral de flujo de diseño certificada por TÜV SÜD para que nuestros clientes simplifiquen y aceleren las certificaciones en todos los mercados finales.

Simplifica tu diseño mediante la integración de SoC

Una solución de un solo chip simplifica el diseño, lo que permite integrar funciones de múltiples dispositivos y aumentar el rendimiento. Con los SoC adaptables de AMD, puedes lograr lo siguiente:

  • Mejorar el rendimiento general del sistema y reducir la latencia con un SoC integrado en comparación con las soluciones FPGA independientes
  • Optimizar tu aplicación con el motor de procesamiento adecuado para la tarea: procesadores integrados Arm® Cortex®, GPU Arm Mali™, codificación de video, lógica programable y mucho más
  • Reducir la superficie de ataque y mejorar la seguridad con una solución de un solo chip, lo que disminuye la vulnerabilidad general del sistema
5 reasons to choose AMD adaptive SoCs listicle cover

Conoce las cinco razones por las cuales elegir SoC adaptables de AMD como una solución de un solo chip.

Qué hace AMD para destacarse del resto: Herramientas de diseño

¿Por qué conformarte cuando puedes elegir una escala superior a las demás?

Ahorra tiempo valioso. Elimina iteraciones innecesarias y evita descargar herramientas adicionales. Vivado Design Suite es una única herramienta de desarrollo optimizada para la FPGA con costos optimizados de AMD. Está totalmente integrada en todo el flujo de diseño, incluidas todas las capacidades necesarias para ir desde el diseño de RTL hasta la implementación y depuración.

100% Pass Rate
Cierre de temporización superior3

Experimenta un éxito innovador y único, sin tener que preocuparte por el cierre de temporización. Diseña eficientemente mientras maximizas la productividad con Vivado Design Suite.

arrow
Flujo unificado para menos iteraciones

Vivado Design Suite ofrece una solución totalmente integrada, desde la simulación hasta la depuración, lo que elimina la necesidad de usar herramientas de terceros costosas y reduce el tiempo de comercialización.

500+
Impulsada por desarrolladores, repleta de funciones

Vivado Design Suite ofrece un catálogo de IP gratuito y sólido de más de 500 funciones e IP para una amplia gama de aplicaciones.

Qué hace AMD para destacarse del resto: Silicio

Arquitectura innovadora para ofrecer diseños con optimización de costos, más pequeños y con sistema de refrigeración.

Aumenta tu productividad con las FPGA Spartan UltraScale+. La avanzada arquitectura de estructura, los periféricos de primer nivel y un paquete térmico superior4, ofrecen un rendimiento líder de la industria5 para aplicaciones de costo razonable. Encuentra el dispositivo que se adapte a tus necesidades actuales y futuras.

40% increase arrow
Diseños más eficientes

La utilización promedio mejora en un 40 % con la arquitectura LUT6 en comparación con la opción LUT4 de la competencia6, ya que los diseños eficientes comienzan con una arquitectura eficiente.

1.8x increase arrow
Más hercios

El valor de FMÁX es 1,8 veces mayor en promedio en comparación con la competencia mediante el mismo nodo de proceso de 16 nm en los grados de mayor velocidad5.

46% decrease arrow
Menos watts

El consumo energético total se reduce hasta un 46 % con la arquitectura LUT6 de las FPGA Spartan UltraScale+, y contamos con avanzados paquetes para ofrecer diseños de alto rendimiento en comparación con la arquitectura LUT4 de la competencia1.

Soluciones adaptables para aplicaciones de costo razonable.

AMD ofrece una amplia cartera de soluciones adaptables para aplicaciones de costo razonable. Los SoC (Systems-on-Chip, sistemas en chip) adaptables y las FPGA (Field-Programmable Gate Arrays, matrices de puertas lógicas programables en campo) AMD UltraScale+ y de la Serie 7 se basan en la arquitectura LUT6, la cual está diseñada para maximizar el rendimiento sin dejar de lado la optimización de costos para los clientes que deban enfocarse en el precio.

FPGA AMD Spartan UltraScale+
  • La proporción más alta de E/S a celdas lógicas de la industria en FPGA creadas con 28 nm y una tecnología de procesos de menor nivel7
  • Consumo energético total hasta un 30 % menos en comparación con la generación anterior8
FPGA AMD Artix™ UltraScale+
  • Alto ancho de banda de transceptor adicional para protocolos emergentes en redes, video y visión
  • Excepcional procesamiento DSP de punto flotante y fijo para procesamiento de imágenes y video, control en tiempo real y AI Inference
MPSoC AMD Zynq™ UltraScale+
  • Integra el sistema de procesador Arm y la arquitectura de lógica programable UltraScale™ en un solo dispositivo
  • Tiene paquetes ultracompactos con mejor disipación térmica para ofrecer una alta densidad de procesamiento4

Recursos

Comienza a usar AMD

Recursos


Ventajas de la FPGA de AMD por sobre las arquitecturas LUT4 heredadas de la competencia 
Maximiza el éxito del diseño con AMD Vivado Design Suite

Contacto 

Introducción a la cartera de productos con optimización de costos de AMD.

Únete a la sala

Tienes a disposición un conjunto de diseño completo para la evaluación comparativa. Te invitamos a verlo.

Notas al pie
La información que se presenta aquí solamente se ofrece con fines informativos y está sujeta a cambios sin previo aviso. Ninguna tecnología o producto puede ser completamente seguro. GD-122:
 
  1. Información basada en las pruebas de AMD realizadas en julio del 2024 en AMD Power Estimation Tools (XPE_2019_1_2 de 28 nm y PDM_2024.1 de 16 nm) y Lattice Radiant Power Estimation Tool 2024.1 para medir el consumo energético de las FPGA Spartan UltraScale+ SU35P, SU50P y SU100P de AMD en comparación con las FPGA Lattice MachXO5-NX-25, CertusPro-NX50 y MachXO5-NX-100T al grado de velocidad HP. Los resultados del consumo energético total incluyen solo HDIO (E/S de alta densidad) y consumo de energía de la estructura. En los resultados declarados, se supone la exposición a una temperatura ambiente máxima normalizada de 100 °C y una ventaja de utilización del 40 % en el caso de LUT6 a la hora de seleccionar dispositivos competitivos para compararlos. Los resultados están sujetos a cambios cuando los productos se lancen al mercado y variarán según la arquitectura, el tamaño del paquete, el grado de velocidad, el dispositivo, el diseño, la configuración y otros factores. (SUS-014)
  2. La COP (Cost-Optimized Portfolio, cartera de productos con optimización de costos) de AMD está diseñada para ofrecer una “solución de menor costo”, basada en suposiciones internas, estimaciones y mejores aproximaciones de AMD. Esta afirmación es representativa de la COP de AMD, solo con fines informativos. AMD recomienda a los clientes basar sus decisiones de compra en pruebas reales. Consulta aquí para obtener más información. (COP-004)
  3. Información basada en pruebas de ubicación y enrutamiento de AMD realizadas en septiembre del 2024 con 26 diseños de núcleo abierto compilados con AMD Vivado 2024.1 y Lattice Radiant Software 2024.1 en modo predeterminado, con el dispositivo AMD Artix UltraScale+ AU10P en comparación con el dispositivo Lattice Mach LFMXO5 a un objetivo FMAX de 150 MHz; y el dispositivo AMD Kintex UltraScale+ KU5P en comparación con el dispositivo Lattice Avant E70 a un objetivo FMAX de 200 MHz. El rendimiento de ubicación y enrutamiento variará según el dispositivo, el diseño, la configuración y otros factores. (VIV-011)
  4. Información basada en un análisis de AMD realizado en julio del 2024 de las fichas de datos publicadas mediante la definición estándar de JESD51 para θJa en comparación con los paquetes de Lattice equivalentes. Los resultados declarados son provisorios y variarán según la arquitectura, el tamaño del paquete, el grado de velocidad, el dispositivo, el diseño, la configuración y otros factores. (COP-002)
  5. Información basada en un análisis de AMD realizado en julio del 2024 en el cual se calcularon las proporciones de FMÁX promediadas en 30 diseños de núcleo abierto de la FPGA AMD Artix UltraScale+ AU7P (de 16 nm) en comparación con la FPGA Lattice Avant E70 (de 16 nm) a los respectivos grados de velocidad más altos. Los resultados variarán según la arquitectura, el dispositivo, el grado de velocidad, el tamaño del paquete, el diseño, la configuración y otros factores. (AUS-010)
  6. Basado en pruebas de AMD realizadas en julio del 2024 en las que se midieron los puntajes de utilización de los dispositivos AMD Artix 7 A100T (de 28 nm) y Artix UltraScale+ AU7P (de 16 nm) basados en la arquitectura LUT6 en comparación con los dispositivos Lattice Nexus MachXO5 25 (de 28 nm) y Lattice Avant E70 (de 16 nm) basados en la arquitectura LUT4, medidos en AMD Vivado 2024.1 y Lattice Radiant 2024.1, respectivamente, a varios grados de velocidad, con un promedio de más de 30 diseños de núcleo abierto. Los resultados variarán según la arquitectura, el dispositivo, el grado de velocidad, el tamaño del paquete, el diseño, la configuración y otros factores. (COP-001)
  7. La E/S más alta por celda lógica se basa en un análisis interno de AMD de la hoja de datos del producto para FPGA de AMD Spartan UltraScale+ SU10P y las hojas de datos publicadas para las FPGA comparables de la competencia con un tamaño de nodo inferior y de 28 nm, de Efinix, Intel, Lattice y Microchip. La reducción de costos por E/S se basa en los precios de lista de AMD para el AMD Spartan UltraScale+ SU10P en comparación con la FPGA Spartan 7 7550, a fecha de febrero del 2024, para diseños que requieren al menos 200 GPIO. (SUS-011)
  8. La proyección se basa en el análisis interno de los laboratorios de AMD realizado en enero del 2024 utilizando el cálculo de potencia total (potencia estática más dinámica) basado en la diferencia en el recuento de células lógicas de una FPGA AMD Artix UltraScale+ AU7P, para estimar la potencia de una FPGA AMD Spartan UltraScale+ SU35P de 16 nm en comparación con una FPGA AMD Artix 7 7A35T de 28 nm, utilizando la herramienta Xilinx Power Estimator (XPE) versión 2023.1.2. Las estimaciones y proyecciones de potencia total variarán cuando los productos se comercialicen y en función del diseño, la configuración, el uso y otros factores. (SUS-003)