Notes de publication Vivado IP
Cet article contient une liste de tous les registres de réponse « Notes de publication Vivado™ IP – All IP Change Log Information » et la version Vivado Tools associée.
par: AMD
Le cœur IP AXI High Bandwidth Internal Configuration Access Port (HBICAP) LogiCORE™ permet à un microprocesseur intégré, tel que MicroBlaze™, de lire et d'écrire la mémoire de configuration FPGA via le port d'accès de configuration interne (ICAPEn).
Le cœur IP AXI High Bandwidth Internal Configuration Access Port (HBICAP) LogiCORE™ permet à un microprocesseur intégré, tel que MicroBlaze™, de lire et d'écrire la mémoire de configuration FPGA via le port d'accès de configuration interne (ICAPEn). Cela vous permet d'écrire des programmes software capables de modifier la structure et les fonctionnalités du circuit pendant son fonctionnement.
Remarque : la primitive ICAPE2 est applicable aux appareils de la Série 7. La primitive ICAPE3 est applicable aux appareils UltraScale™ et UltraScale+™.
| LogiCORE™ | Version | Prise en charge d'AXI4 | Assistance software | Familles d'appareils prises en charge |
|---|---|---|---|---|
| AXI Hardware ICAP | v1.0 | AXI4-Lite AXI4-Stream AXI4-MM |
Vivado™ 2019.2 | Kintex™ 7 UltraScale+™ Virtex™ 7 UltraScale+ Zynq™ 7000 UltraScale+ Kintex 7 UltraScale™ Virtex 7 UltraScale Artix™ 7 Kintex 7 Virtex 7 Zynq 7000 |
Téléchargez le software requis à partir de la page Téléchargements d'AMD. Pour plus d'informations sur les nouvelles fonctionnalités, les problèmes connus et les correctifs , consultez le Centre de solutions de licences.
Certaines technologies AMD peuvent nécessiter des activations tierces. Les fonctionnalités prises en charge peuvent varier selon le système d'exploitation. Consultez le fabricant du système pour en savoir plus sur ses caractéristiques spécifiques. Aucune technologie ni aucun produit ne peut être totalement sûr.