Vivado IP 릴리즈 노트
이 문서에는 모든 'Vivado™ IP 릴리즈 노트 - 모든 IP 변경 로그 정보' 답변 기록과 관련 Vivado Tools 릴리즈의 목록이 포함되어 있습니다.
by: AMD
LogiCORE™ IP JESD204 코어는 JEDEC(Joint Electron Devices Engineering Council) JESD204B 표준에 맞게 설계되었습니다.
마지막으로 지원되는 JESD204B 코어 릴리즈는 2024.1입니다. 새로운 설계는 JESD204C 코어를 사용해야 합니다.
AMD LogiCORE™ IP JESD204C 코어는 1Gbps~32.5Gbps의 회선 속도를 지원하는 JESD204C 호환 인터페이스를 구현합니다(지원되는 최대 회선 속도는 선택한 디바이스의 트랜시버 유형 및 속도 등급에 따라 다름). JESD204C 코어는 64B66B 또는 8B10B 링크 계층을 사용하여 송수신하도록 구성할 수 있습니다. JESD204C 코어는 JESD204B와 완벽하게 하위 호환됩니다.
비트스트림 생성 기능을 포함하여 이 IP 코어에 대한 전체 액세스 권한을 얻으려면 전체 라이선스 키를 생성하고 설치해야 합니다.
다음에 대한 자세한 내용은 이 코어 제품 페이지의 요구 사항 링크를 참조하십시오.
이 코어는 다음 조건에 따라 라이선스가 부여됩니다. 코어 라이선스 계약.
LogiCORE IP 코어를 구입하려면 아래 표의 해당 부품 번호를 참조하여 현지 영업 담당자에게 문의하십시오.
| LogiCORE™ 제품명 | 부품 번호 |
| JESD204 | EF-DI-JESD204-SITE |
| JESD204 PHY | EF-DI-JESD204-SITE |
이 코어의 라이선스를 구매한 후, 라이선싱 사이트에서 IP 코어 넷리스트를 다운로드하는 방법과 전체 라이선스 키를 생성하고 설치하여 코어에 대한 전체 액세스를 활성화하는 방법에 대한 안내는 구매 확인 이메일에서 확인하시기 바랍니다.
새로운 기능, 알려진 문제, 패치에 대한 자세한 내용은 라이선스 솔루션 센터에서 제공되는 설치, 라이선스, 릴리즈 노트 문서를 참조하십시오.
이 코어에 대한 추가 설명서는 정식 또는 평가판 라이선스를 보유한 모든 고객에게 제공됩니다. 설명서를 보기 위해 평가 라운지에 액세스하려면 등록해야 합니다.
하드웨어 평가 타임 아웃 기간*: 최대 2~3시간
| LogiCORE™ | 버전 | AXI4 지원 | 소프트웨어 지원 | 지원되는 디바이스 제품군 |
|---|---|---|---|---|
| JESD204C | v4.2 | AXI4-Stream AXI4-Lite |
Vivado™ 2023.2 | Versal™ Adaptive SoC Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale |
| JESD204 PHY | v4.0 | Vivado 2021.1 | Kintex UltraScale+ Virtex UltraScale+ Zynq UltraScale+ Kintex UltraScale Virtex UltraScale Zynq 7000 Artix™ 7 Kintex 7 |
|
| JESD204 | v7.2 | AXI4-Stream AXI4-Lite |
Vivado 2017.3 | Kintex UltraScale+ Virtex UltraScale+ Zynq UltraScale+ Kintex UltraScale Virtex UltraScale Zynq 7000 Artix 7 Kintex 7 Virtex 7 |
| JESD204 | v3.2 | AXI4-Stream AXI4-Lite |
ISE™ 14.6 | Zynq 7000 Kintex 7 Virtex 7 Virtex 6 HXT/SXT/LXT |
AMD 다운로드 페이지에서 필요한 소프트웨어를 다운로드하세요. 새로운 기능, 알려진 문제, 패치에 대한 자세한 내용은 라이선스 솔루션 센터를 참조하세요.
* 위의 IP 코어에 대한 하드웨어 평가 라이선스를 사용하면 설계에서 이러한 코어를 매개변수화, 생성, 인스턴스화할 수 있습니다. 또한 기능 및 타이밍 시뮬레이션을 수행하고, 하드웨어에서 설계를 다운로드 및 구성하는 데 사용할 수 있는 비트스트림을 생성할 수도 있습니다.
이 표의 IP 코어는 특정 시간 동안 프로그래밍된 장치에서 완전하게 작동합니다. 이 시간이 지나면 IP가 "타임 아웃"(작동 중지)되므로 FPGA를 다시 다운로드하여 구성해야 합니다.
특정 AMD 기술을 사용하려면 타사 활성화 또는 활성화가 필요할 수 있습니다. 지원되는 기능은 운영 체제에 따라 다를 수 있습니다. 특정 기능에 대해서는 시스템 제조업체에 문의하십시오. 어떤 기술이나 제품도 완전히 안전할 수는 없습니다.