Vivado IP リリース ノート
このアンサーには、すべての「Vivado™ IP リリース ノート - すべての IP 変更ログ情報」アンサーと関連する Vivado ツール リリースがリストされています。
作成者: AMD
LogiCORE™ IP JESD204 コアは、JEDEC (Joint Electron Devices Engineering Council) の JESD204B 規格に準拠しています。
2024.1 が JESD204B コアをサポートする最後のリリースになります。新しいデザインには、JESD204C コアを使用してください。
AMD LogiCORE™ IP JESD204C コアは、JESD204C に準拠する 1 Gbps ~ 32.5 Gbps のライン レートをサポートします。(サポートされている最大ライン レートは、選択したデバイスのトランシーバーの種類、およびスピード グレードによって異なります。)JESD204 コアは 64B66B または 8B10B リンク レイヤーのいずれかを使用して、トランスミッターまたはレシーバーとしてコンフィギュレーション可能です。JESD204C コアは、すべてのバージョンの JESD204B と完全な互換性があります。
この IP コアへのフル アクセス (ビットストリームの生成機能を含む) には、フル ライセンス キーの生成とインストールが必要です。
以下の情報については、このコアの製品ページにある「要件」のリンクをご覧ください。
このコアは、次の条件に基づいてライセンスが付与されています。コア ライセンス契約。
LogiCORE IP コアのご購入は、下表で製品番号をご確認いただき、お近くの販売代理店へお問い合わせください。
| LogiCORE™ 製品名 | 製品番号 |
| JESD204 | EF-DI-JESD204-SITE |
| JESD204 PHY | EF-DI-JESD204-SITE |
このコアのライセンスを購入後、確認のメールを受信します。このメールには、ライセンス サイトから IP コア ネットリストをダウンロードする方法、およびコアへのフル アクセスを有効化するフル ライセンス キーの生成およびインストール方法が記載されていますので、これらの手順に従ってください。
新機能、既知の問題、パッチに関する情報は、ライセンス ソリューション センターのインストール、ライセンス、リリース ノート資料をご覧ください。
このコアについてのその他の資料は、フル ライセンスもしくは、評価ライセンスをお持ちのお客さまにご利用いただけます。この資料をご覧になるには、評価ラウンジへのアクセス登録が必要になります。
ハードウェア評価のタイムアウト期間 * : 約 2 ~ 3 時間
| LogiCORE™ | バージョン | AXI サポート | ソフトウェア サポート | サポートするデバイス ファミリ |
|---|---|---|---|---|
| JESD204C | v4.2 | AXI4-Stream AXI4-Lite |
Vivado™ 2023.2 | Versal™ アダプティブ SoC Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale |
| JESD204 PHY | v4.0 | Vivado 2021.1 | Kintex UltraScale+ Virtex UltraScale+ Zynq UltraScale+ Kintex UltraScale Virtex UltraScale Zynq 7000 Artix™ 7 Kintex 7 |
|
| JESD204 | v7.2 | AXI4-Stream AXI4-Lite |
Vivado 2017.3 | Kintex UltraScale+ Virtex UltraScale+ Zynq UltraScale+ Kintex UltraScale Virtex UltraScale Zynq 7000 Artix 7 Kintex 7 Virtex 7 |
| JESD204 | v3.2 | AXI4-Stream AXI4-Lite |
ISE™ 14.6 | Zynq 7000 Kintex 7 Virtex 7 Virtex 6 HXT / SXT / LXT |
必要なソフトウェアは AMD のダウンロード ページからダウンロードしてください。新機能、既知の問題、パッチについての詳細は、ライセンス ソリューション センターをご覧ください。
* ハードウェア評価ライセンスでは、ご自分のデザインに上記のコアをパラメーター指定、生成、インスタンシエートできます。また、ファンクションおよびタイミング シミュレーションを実行でき、ハードウェアにデザインをダウンロードおよびコンフィギュレートできるビットストリームも生成できます。
この表中の IP コアは、プログラムされたデバイスで一定の時間正常に動作します。この時間を過ぎると、IP は「タイムアウト」 (機能を停止) し、FPGA を再度ダウンロードおよび設定する必要があります。
一部の AMD テクノロジでは、サードパーティによる有効化またはアクティブ化が必要になる場合があります。サポートされる機能はオペレーティング システムによって異なる場合があります。 具体的な機能については、システム メーカーにお問い合わせください。完全に安全なテクノロジや製品はありません。