Vivado IP 릴리즈 노트
이 문서에는 모든 'Vivado™ IP 릴리즈 노트 - 모든 IP 변경 로그 정보' 답변 기록과 관련 Vivado Tools 릴리즈의 목록이 포함되어 있습니다.
by: AMD
ERNIC™(Embedded RDMA enabled NIC) IP는 RoCE v2(RDMA over Converged Ethernet) 지원 NIC 기능의 Initiator 및 Target 구현을 제공합니다. 이 IP는 이더넷 네트워크를 통한 안정적 전송이 필요한 내장형 애플리케이션을 위해 특별히 설계되었습니다.
ERNIC™(Embedded RDMA enabled NIC) 코어 IP는 이더넷 네트워크를 통한 높은 처리율과 낮은 지연율의 전송을 위해 RoCE(RDMA over Converged Ethernet) v2가 필요한 내장형 애플리케이션 시스템을 대상으로 합니다. 가장 이상적인 사용 사례는 FPGA에 ERNIC 코어 IP를 배포하여 많은 수의 센서, 비디오, 이미지 및/또는 데이터 스트림을 캡처하고 추가 처리를 위해 호스트 측으로 다시 전송하는 것입니다.
ERNIC 코어에는 대기열 관리자, 응답 핸들러, 수신기(Rx) 패킷 핸들러, 송신기(Tx)가 포함되어 있습니다. ERNIC 코어 IP는 다양한 AMD 하드 및 소프트 MAC IP와 연동할 수 있는 AXI 인터페이스를 제공합니다.
ERNIC 코어 IP를 사용하면 RoCE v2 트래픽을 실행하는 여러 원격 호스트에 동시에 연결할 수 있습니다.
ERNIC 예제 디자인1은 Versal 또는 UltraScale+™ FPGA에서 ERNIC 코어 IP 디자인을 시작하기 위한 참조용으로 제공됩니다. ERNIC 예제 디자인에는 RoCE v2 트래픽과 비RoCE V2 트래픽을 분리하는 패킷 필터가 포함되어 있습니다. 이 예제 디자인은 수신기 및 송신기 데이터 경로가 FPGA의 NoC, DDR 메모리 컨트롤러, 프로그래밍 가능 로직에 연결되는 일반적인 RDMA 대상 측 구현을 보여줍니다. FPGA의 PS(Processing System)가 RDMA 연결을 시작, 구성, 관리할 수 있도록 내장형 Linux 드라이버가 예제 디자인의 일부로 제공됩니다.
1 ERNIC IP 라이선스가 필요합니다.
ERNIC은 이더넷 네트워크에서 실행되는 다양한 응용 분야에 사용할 수 있습니다. 일반적인 응용 분야는 다음과 같습니다.
특정 AMD 기술을 사용하려면 타사 활성화 또는 활성화가 필요할 수 있습니다. 지원되는 기능은 운영 체제에 따라 다를 수 있습니다. 특정 기능에 대해서는 시스템 제조업체에 문의하십시오. 어떤 기술이나 제품도 완전히 안전할 수는 없습니다.