Vivado IP リリース ノート
このアンサーには、すべての「Vivado™ IP リリース ノート - すべての IP 変更ログ情報」アンサーと関連する Vivado ツール リリースがリストされています。
作成者: AMD
ERNIC™ (Embedded RDMA enabled NIC) IP は、RoCE v2 (RDMA over Converged Ethernet) 対応 NIC 機能のイニシエーターおよびターゲットを実装するものです。この IP は、イーサネット ネットワーク上で信頼性の高い伝送が要求されるエンベデッド アプリケーション向けに設計されています。
ERNIC™ (Embedded RDMA enabled NIC) コア IP は、高スループットおよび低レイテンシのイーサネット ネットワーク上での伝送を実現するために、RoCE v2 (RDMA over Converged Ethernet) を必要とするエンベデッド アプリケーション システム向けに設計されています。最も理想的なユース ケースは、FPGA に ERNIC コア IP をデプロイし、多数のセンサー、ビデオ、画像、またはデータ ストリームをキャプチャして、それをホスト側に送り返し、さらなる処理を行うことです。
ERNIC コアには、キュー マネージャー、応答ハンドラー、レシーバー (Rx) パケット ハンドラー、およびトランシーバー (Tx) が含まれており、AMD のさまざまなハード/ソフト MAC IP と連携するための AXI インターフェイスを提供します。
また、RoCE v2 トラフィックを実行している複数のリモート ホストへの同時接続を可能にします。
Versal または UltraScale+™ FPGA で ERNIC コア IP の設計を開始するためのリファレンスとして、ERNIC サンプル デザイン1 を提供しています。このサンプル デザインには、RoCE v2 トラフィックとそれ以外のトラフィックを区別するためのパケット フィルターが含まれています。このデザインは一般的な RDMA のターゲット側の実装を示しており、受信側と送信側のデータパスが FPGA の NoC、DDR メモリ コントローラー、およびプログラマブル ロジックに接続します。エンベデッド Linux ドライバーもデザインの一部として提供されており、このドライバーを使用することで、FPGA の PS (プロセッシング システム) が RDMA 接続を開始、設定、管理できるようになります。
1 ERNIC IP ライセンスが必要です。
ERNIC は、イーサネット ネットワーク上で実行されるさまざまなアプリケーションに有効です。一般的なアプリケーションは次のとおりです。
一部の AMD テクノロジでは、サードパーティによる有効化またはアクティブ化が必要になる場合があります。サポートされる機能はオペレーティング システムによって異なる場合があります。 具体的な機能については、システム メーカーにお問い合わせください。完全に安全なテクノロジや製品はありません。