연결성 보드 및 키트
AMD와 AMD의 에코시스템 파트너는 모두 설계 프로세스를 단순화하고 가속화할 수 있는 포괄적인 하드웨어 플랫폼군을 제공하고 있습니다.
이더넷은 네트워킹 및 시스템 간 프로토콜로 알려져 있지만 백플레인을 비롯한 다른 응용 분야에도 적용되어 왔습니다. 이더넷은 유연성, 신뢰성 및 성능으로 인해 적응형 SoC 및 FPGA에서 널리 선택받는 프로토콜입니다.
이더넷에 AMD 적응형 컴퓨팅 솔루션을 사용해야 하는 이유
비용 최적화된 디바이스를 사용하여 저비용 10/100/1000Mb/s 이더넷 애플리케이션을 설계하든, Versal™ Adaptive SoC를 사용하는 800G 이더넷 애플리케이션을 설계하든, AMD는 귀하를 위한 이더넷 솔루션을 제공합니다.
Versal Adaptive SoC에는 동적 전환이 가능한 통합 10G, 25G, 40G, 50G 및 100G 멀티레이트 이더넷 하위 시스템(MRMAC)과 100G, 200G 및 400G의 채널화된 다중 속도 이더넷 하위 시스템(DCMAC)이 통합되어 있습니다. 이 두 IP 블록은 또한 1588 하드웨어 타임스탬핑뿐 아니라 PAM-4 및 NRZ 애플리케이션을 위한 IEEE 및 컨소시엄 FEC를 지원합니다. 또한 이러한 블록은 FEC 전용, PCS 전용, MAC 전용 모드와 같은 구성을 허용합니다. 하드 IP 블록은 매우 유연하기 때문에 800G 이더넷 솔루션은 두 개의 DCMAC을 활용하여 순수 소프트 솔루션에 비해 LUT를 크게 절감하고 전력을 낮출 수 있습니다.
Versal 디바이스 통합 100G 및 600G 다중 속도 이더넷 MAC 하위 시스템의 장점*
*완전 소프트 솔루션과 비교 시
AMD 이더넷 솔루션
800G 이더넷 | 200G 또는 400G 이더넷 | 100G 이더넷 | 40G/50G 이더넷 | 10G/25G 이더넷 | 기가비트 이더넷 | 10/100M 이더넷 |
800G 이더넷 | 40G/50G 이더넷 하위 시스템 | 10G/25G 이더넷 하위 시스템 | 삼중 모드 이더넷 소프트 IP (10M~2500Mb/s) (이더넷 AVB) |
AXI Ethernet Lite | ||
200G 또는 400G 이더넷 | Versal 디바이스 통합 100G 다중 속도 이더넷 MAC 하위 시스템 |
선택 사항인 1588 하위 시스템이 있는 AXI 1G/2.5G 이더넷 | ||||
400G RS-FEC | UltraScale+ 통합 100G 이더넷 하위 시스템 (CMAC US+) |
50G RS-FEC |
25G RS-FEC | QSGMII | ||
200G RS-FEC | UltraScale 통합 100G 이더넷 하위 시스템 (100G AN/LT) (100G RS-FEC) |
40G EMAC | 25G RS-FEC(하드 100G 이더넷 RS-FEC 활용 다중 채널) | 이더넷 1G/2.5G 이더넷 PC/PMA 또는 SGMII |
||
100G EMAC | 10G/25G 이더넷 TSN 하위 시스템 | 100M/1G TSN 하위 시스템 | ||||
100G KR4/KP4 RS-FEC | 선택 사항인 1588 하위 시스템이 있는 10G 이더넷 | USXGMII | ||||
10G/25G 이더넷 시간 민감 네트워킹(TSN) 하위 시스템 | 1G/10G/25G 스위칭 이더넷 하위 시스템 | |||||
10G EMAC |
1G/10G 이더넷 애플리케이션 노트(XAPP1243) | |||||
FEC/자동 협상 기능이 있는 10기가비트 이더넷 PC/PMA(10GBASE-KR) | ||||||
10기가비트 이더넷 PC/PMA(10GBASE-R) | ||||||
IEEE 802.3 Clause 74 FEC | ||||||
USXGMII | ||||||
1G/10G/25G 스위칭 이더넷 하위 시스템 | ||||||
RXAUI | ||||||
XAUI |
최신 뉴스와 업데이트를 받으려면 적응형 SoC 및 FPGA 알림 목록에 등록하세요.