Visão geral

Com sua flexibilidade inerente, os SoCs adaptativos e as FPGAs (Field-Programmable Gate Arrays, Matrizes de portas programáveis em campo) da AMD são ideais para aplicativos de DSP (Digital Signal Processing, Processamento de sinal digital) de alto desempenho ou multicanal, que podem aproveitar o paralelismo de hardware. Os SoCs adaptativos e as FPGAs da AMD combinam essa largura de banda de processamento com soluções abrangentes, incluindo ferramentas de projeto fáceis de usar para projetistas de hardware, desenvolvedores de software e arquitetos de sistema.

Paralelismo de hardware

Uma arquitetura DSP Von Neumann padrão requer 256 ciclos para concluir um filtro FIR de 256 toques, enquanto os SoCs adaptativos e as FPGAs podem alcançar o mesmo resultado em um único ciclo do clock.

Monitor do sistema

A AMD continua a oferecer a funcionalidade altamente integrada e abrangente do SYSMON (System Monitor, Monitor do sistema) para as famílias de produtos Série 7, Zynq™ 7000, UltraScale™, UltraScale+™ e Versal™. Esse recurso conveniente facilita o monitoramento das condições físicas de operação dos seus SoCs adaptativos e FPGAs, como temperatura de junção, tensões de alimentação e medições externas via ADC, um requisito fundamental para muitos padrões do setor, incluindo FIPS 140-2, IEC 61508 e ISO26262.

O Versal SYSMON reside no novo PMC (Platform Management Controller, Controlador de gerenciamento de plataforma), permitindo acesso rápido aos registros na inicialização, e permite 160 canais1 com capacidade de amostragem de 8kSPS em todos os canais com média de 16 amostras em todas as entradas. Ele também emprega um novo recurso de interrupção baseado em registro para substituir os pinos EOC e EOS das gerações anteriores. A tensão de referência interna aprimorada fornece precisão equivalente com uma referência de tensão externa de ±1%, reduzindo o custo geral da BOM (Bill of Material, Lista de materiais) do sistema e o espaço ocupado pela PCB (Printed Circuit Board, Placa de circuito impresso).

A tecnologia Monitor do sistema da AMD aumenta a segurança geral e a confiabilidade do seu sistema e é uma parte fundamental da infraestrutura de gerenciamento de energia para qualquer sistema capaz de telemetria I2C/PMBus para fornecer informações sobre alimentação, temperatura e entradas externas para o seu dispositivo AMD e várias outras fontes de alimentação integradas.

Visão geral da arquitetura do Monitor do sistema

  • 17 entradas externas diferenciais para medição e monitoramento do sistema
  • Entradas ADC de alta precisão para digitalização de tensões, correntes2, temperaturas e muito mais
  • Sensores de tensão de alimentação no chip com precisão de ±1%3
  • Sensor de temperatura no chip de alta precisão e telemetria
  • Alarmes de tensão e temperatura baseados em interrupções
  • Acesso direto via DRP, JTAG, I2C, PMBus ou AXI

A IP do CIPS (Control Interfaces and Processing System) da AMD no Vivado™ permite a fácil programação do SysMon com dispositivos Versal, e o System Management Wizard pode ser usado para configurar facilmente o SYSMON para operar de acordo com os requisitos específicos do sistema para dispositivos UltraScale+ e de gerações anteriores.

XADC

Analógico integrado com personalização digital

A tecnologia AMS da FPGA Série 7 e do SoC Zynq 7000 oferece modelos de uso que vão desde o simples monitoramento do sistema até medições analógicas mais complexas que exigem pós-processamento digital, como linearização, filtragem, calibração e sobreamostragem. O XADC oferece vantagens em termos de flexibilidade, integração e economia de custos em uma ampla variedade de aplicações.

As FPGAs Série 7 e os SoCs Zynq 7000 integram o bloco AMD XADC com funcionalidade AMS (Analog Mixed Signal, Sinal analógico misto) adicional. Além de executar funções de monitoramento do sistema, o XADC pode substituir diretamente conversores analógicos para digitais dedicados necessários em muitas aplicações, por exemplo, controle do motor e conversão de energia, reduzindo o custo da BOM e a latência do loop de controle.

Visão geral da arquitetura XADC

  • Conversores analógicos para digitais duplos de 12 bits e 1 Msps
  • Amplificadores de rack e retenção (T/H) duplos e independentes
  • Referências de tensão no chip
  • Sensores térmicos e de alimentação no chip
  • Canais de entrada analógica externa

Recursos

Fique por dentro

Junte-se à lista de notificações de SoC adaptativo e FPGA para receber as últimas notícias e atualizações.

Notas de rodapé
  1. Algumas IDs de fornecimento para medições do SYSMON são reservadas para funções internas.
  2. Um resistor de derivação externo é necessário para medir a corrente.
  3. Veja as características de comutação CC e CA para obter mais detalhes.