缩短编译时间。充分提升性能。

AMD Vivado™ 是适用于 AMD 自适应 SoC 和 FPGA 的设计软件。包括:设计输入、综合、布局布线以及验证/仿真工具。了解 Vivado 设计软件中的高级特性如何在更准确估算 AMD 自适应 SoC 及 FPGA 电源的同时,帮助硬件设计人员缩短编译时间并设计迭代。

新增功能

AMD Vivado 软件 2025.2 版本亮点

AMD Versal™ 自适应 SoC 设计流程改进 

AMD Vivado™ 2025.2 软件支持更多新器件,包括第二代 AMD Versal™ AI Edge 系列和第二代 Versal Prime 系列自适应 SoC。

Versal QoR 增强功能
  • 更短的物理优化 (PhysOpt) 编译时间
  • 支持全局或模块级优化控制,更新了重定时
支持 SystemVerilog 接口
  • 简化了 SV 实例之间的 AXI 连接,并支持为所有 AMD IP 和 BD 自动创建和管理包装器
易用性提升
  • 对 SLR 交汇报告进行了更新和改进
  • 提供新的 ECO 合法化检查器用于 DRC 检查,并支持 ECO 布局器中的时序驱动模式

优势

达到 FMAX 目标

在高速设计中实现 FMAX 目标,是硬件设计周期中最具挑战性的环节之一。Vivado 带来了独特的功能,如报告 QoR 评估 (RQA)、报告 QoR 建议 (RQS) 以及智能设计运行 (IDR) 等,其可帮助您收敛时序。使用 RQA、RQS 和 IDR,将帮助您在几天(而非几周)内实现性能目标,这可带来巨大的生产力收益。

加快设计迭代

设计迭代在开发人员添加新特性、调试设计时很常见。在许多情况下,这些迭代均为增量修改,只会发生在一小部分设计中。Vivado Design Suite 提供两项可显著缩短设计迭代时间的重要技术:增量编译和 Abstract Shell。

精准功耗估算

在设计自适应 SoC 和 FPGA 时,早期准确的功耗估算对于推进重要设计决策至关重要。Power Design Manager 是新一代功耗估算工具,旨在帮助在设计流程早期阶段为 Versal 和 UltraScale+™ 系列等大型复杂器件生成准确的功耗估算。该工具经过专门设计,可针对具有多个复杂硬 IP 块的器件提供准确的功耗估算。

设计流程

设计输入和实现

Vivado 支持传统的 VHDL 和 Verilog,同时还提供 IP integrator 图形化设计输入工具,用于实现即插即用的集成环境。​

该工具还提供高级综合与布局布线功能,包括机器学习,可确保实现高品质的设计成果。

功能验证

验证对于确保设计的功能性和可靠性至关重要。Vivado 提供具备最新 HDL 支持的全功能仿真器,以及用于验证标准接口的验证 IP。

ChipScope 硬件调试

Vivado ChipScope 提供了一套完整的硬件验证流程,可在系统运行期间充分提升对可编程逻辑的观测能力,助力实现高效调试。

Male programmer with code reflection

Dynamic Function eXchange

Dynamic Function eXchange (DFX) 允许设计人员实时动态修改设计的各个部分。设计人员可将部分比特流下载至 AMD 器件,而剩余的逻辑则可继续运行。这将为实时设计修改以及性能增强开启无限可能。Dynamic Function eXchange 允许设计者转向更少或更小的器件、降低功耗并实时升级系统。

平台版本

AMD Vivado

AMD Vivado Design Suite – 标准版和企业版 

Vivado Design Suite 标准版是免费的,仅支持有限器件。标准版(免费)

Vivado Design Suite 企业版支持所有 AMD 器件。购买企业版许可证

客户评价

资源