DS649 - LogiCORE IP XPS Controller Area Network (CAN) (v3.01a) 資料表 (DS649) (v4.2)
LogiCORE™ IP 控制器區域網路 (Controller Area Network, CAN) 產品規格定義 AMD CAN 控制器核心的架構與特色。除了說明使用者介面之外,本文件亦定義本設計中各暫存器的定址及功能。
作者: AMD
Controller Area Network (CAN) LogiCORE™ IP 產品提供一個控制介面,透過 32 位元處理器區域匯流排 (Processor Local Bus, PLB) 第 4.6 版連接內部暫存器,符合 IBM® CoreConnect™ 128 位元處理器區域匯流排架構規格第 4.6 版。
隨附於 CAN IP 解決方案。
Controller Area Network (CAN) LogiCORE™ IP 產品提供一個控制介面,透過 32 位元處理器區域匯流排 (Processor Local Bus, PLB) 第 4.6 版連接內部暫存器,符合 IBM® CoreConnect™ 128 位元處理器區域匯流排架構規格第 4.6 版。此 PLB 隨從介面支援單發讀取和寫入的資料傳輸(無叢發傳輸)。
硬體評估逾時時間 *:約 6 小時
| LogiCORE™ | 版本 | 軟體支援 | 支援的器件系列 |
|---|---|---|---|
| XPS CAN | v3.01a | ISE™ 12.2 EDK™ 12.2 |
Virtex™ 6 Virtex 5 SXT / LXT Virtex 5 LX Virtex 4 FX / SX / LX Spartan™ 6/ XA Spartan 3A DSP/XA Spartan 3AN Spartan 3A/XA Spartan 3E/XA Spartan 3/XA |
* 上述任何知識產權 (Intellectual Property, IP) 核心的硬體評估授權,可讓您在設計中參數化、產生並實體化這些核心。您也可以執行功能與時序模擬,並產生位元流,可以用來在硬體中下載並配置設計。
此表中的 IP 核心在程式設定的器件中會發揮完整功能一段時間。在此之後,IP 會「逾時」(停止運作),您將需要再次下載並設定現場可程式化閘陣列 (Field-Programmable Gate Arrays, FPGAs)。
特定 AMD 技術可能需要第三方的啟用或啟動。支援的功能可能會因作業系統而異。 如需特定功能,請向系統製造商確認。沒有技術或產品是絕對安全的。