Vivado IP 릴리즈 노트
이 문서에는 모든 'Vivado™ IP 릴리즈 노트 - 모든 IP 변경 로그 정보' 답변 기록과 관련 Vivado Tools 릴리즈의 목록이 포함되어 있습니다.
by: AMD
Digital Pre-Distortion(DPD)은 오늘날 무선 통신 시스템에서 가장 기본적인 빌딩 블록 중 하나입니다. DPD는 전력 증폭기의 효율성을 높이는 데 사용됩니다.
평가는 제한됩니다. 현지 영업 담당자를 통해 요청할 수 있습니다.
AMD는 자본 지출과 운영비를 절감하는 시장을 선도하는 DPD 솔루션을 제공합니다
Digital Pre-Distortion(DPD)은 오늘날 무선 통신 시스템에서 가장 기본적인 빌딩 블록 중 하나입니다. DPD는 전력 증폭기의 효율성을 높이는 데 사용됩니다. 비선형 영역에서 전력 증폭기를 실행하여 발생하는 왜곡을 줄임으로써 전력 증폭기의 효율성을 훨씬 높일 수 있습니다. CFR 또는 DPD 알고리즘을 사용하지 않는 무선 기지국은 일반적으로 효율성이 낮기 때문에 운영비와 자본 장비 비용이 많이 듭니다. WCDMA 파형을 사용하는 일반적인 클래스 AB LDMOS 전력 증폭기의 효율은 약 15~20%입니다. CFR과 DPD를 활성화하면 이러한 효율이 최대 40%까지 증가하여 네트워크 운영자의 자본 지출과 운영비를 크게 절감할 수 있습니다. Doherty 아키텍처를 활용한 차세대 전력 증폭기 설계를 사용하면 AMD DPD로 50% 이상의 효율을 실현할 수 있습니다.
DPD 코어는 수동으로 사용자 지정해야 하는 코어가 아닌 매개 변수화 가능한 코어로 고성능 DPD 솔루션을 고객에게 제공하여 구현 시간을 단축합니다. 또한 AMD DPD는 AMD FPGA의 구현에 맞게 조정되어 FPGA 설치 공간이 매우 작으며, 현재 가장 저렴한 FPGA 솔루션입니다. 이제 DPD IP는 갈륨 질화물(GaN) 증폭기에서 볼 수 있는 장기적 메모리 효과를 사전 왜곡하고 처리하므로 고객은 모든 전력 수준에서 엄격한 스펙트럼 방출 마스크(SEM) 요구 사항과 EVM(오류 벡터 크기)을 충족하면서 뛰어난 효율성을 얻을 수 있습니다.
DPD IP는 다음을 지원합니다.
알고리즘
소프트웨어
물리적 구성 매개 변수
비트스트림 생성 기능을 포함하여 이 IP 코어에 대한 전체 액세스 권한을 얻으려면 전체 라이선스 키를 생성하고 설치해야 합니다.
다음에 대한 자세한 내용은 이 코어 제품 페이지의 요구 사항 링크를 참조하세요.
이 코어는 다음 조건에 따라 라이선스가 부여됩니다. 코어 라이선스 계약.
LogiCORE™ IP 코어를 구입하려면 제품 페이지에 있는 부품 번호를 참조하여 현지 판매 담당자에게 문의하세요.
| LogiCORE 제품명 | 부품 번호 |
| 디지털 사전 왜곡 | EF-DI-DPD-SITE |
이 코어의 라이선스를 구매한 후 받게 되는 라이선스 사이트에서 IP 코어 넷리스트 다운로드 방법과 전체 라이선스 키 생성 및 설치를 통한 코어 전체 액세스 권한 활성화 방법에 대한 구매 확인 이메일의 지침을 따르세요.
새로운 기능, 알려진 문제, 패치에 대한 자세한 내용은 라이선스 솔루션 센터에서 제공되는 설치, 라이선스, 릴리즈 노트 문서를 참조하세요.
이 코어에 대한 추가 설명서는 정식 또는 평가판 라이선스를 보유한 모든 고객에게 제공됩니다. 설명서를 보려면 평가 라운지에 등록해야 합니다.
하드웨어 평가 타임아웃 기간*: 최대 4시간
| LogiCORE™ | 버전 | 소프트웨어 지원 | AXI 지원 | 지원되는 디바이스 제품군 |
|---|---|---|---|---|
| Digital Pre-Distortion(DPD) | v15.0 |
Vivado™ 2024.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq™ UltraScale+™ RFSoC DFE Gen 1/Gen 2/Gen 3 Zynq UltraScale+ |
| v14.0 | Vivado 2023.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC DFE Gen 1/Gen 2/Gen 3 Zynq UltraScale+ |
|
| v5.0 (더 이상 지원되지 않음) |
ISE™ 13.2 | 레거시 | Virtex™ 6 CXT/LXT/SXT Virtex 5 FXT/SXT/LXT/TXT/LX |
|
| v6.0 단종 (더 이상 지원되지 않음) |
ISE 14.3 | AXI4-Stream AXI4-Lite |
Zynq 7000 Artix™ 7 Kintex™ 7/-2L Virtex 7/XT/-2L Virtex 6 CXT/LXT/SXT |
|
| v7.0 단종 (더 이상 지원되지 않음) |
Vivado 2014.4 | AXI4 AXI4-Stream AXI4-Lite |
Zynq 7000 | |
| v7.1 단종 (더 이상 지원되지 않음) |
Vivado 2015.4 | AXI4 AXI4-Stream AXI4-Lite |
Zynq 7000 | |
| v8.0 | Vivado 2016.3 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ MPSoC Zynq 7000 |
|
| v8.1 | Vivado 2018.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC Zynq UltraScale+ MPSoC Zynq 7000 |
|
| v8.1rev1 | Vivado 2018.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC Zynq UltraScale+ MPSoC Zynq 7000 |
AMD 다운로드 페이지에서 필요한 소프트웨어를 다운로드하세요. 새로운 기능, 알려진 문제, 패치에 대한 자세한 내용은 라이선스 솔루션 센터를 참조하세요.
* 위의 IP 코어에 대한 하드웨어 평가 라이선스를 사용하면 설계에서 이러한 코어를 매개변수화, 생성, 인스턴스화할 수 있습니다. 또한 기능 및 타이밍 시뮬레이션을 수행하고, 하드웨어에서 설계를 다운로드 및 구성하는 데 사용할 수 있는 비트스트림을 생성할 수도 있습니다.
이 표의 IP 코어는 특정 시간 동안 프로그래밍된 장치에서 완전하게 작동합니다. 이 시간이 지나면 IP가 "타임 아웃"(작동 중지)되므로 FPGA를 다시 다운로드하여 구성해야 합니다.
특정 AMD 기술을 사용하려면 타사 활성화 또는 활성화가 필요할 수 있습니다. 지원되는 기능은 운영 체제에 따라 다를 수 있습니다. 특정 기능에 대해서는 시스템 제조업체에 문의하십시오. 어떤 기술이나 제품도 완전히 안전할 수는 없습니다.