Versionshinweise zu Vivado IP
Dieser Artikel enthält eine Liste aller Antwortdatensätze für „Vivado™ IP-Versionshinweise – Alle IP-Änderungsprotokollinformationen“ und der zugehörigen Version der Vivado-Tools.
von: AMD
Die digitale Vorverzerrung (Digital Pre-Distortion, DPD) ist heute einer der grundlegendsten Bausteine drahtloser Kommunikationssysteme. Sie wird verwendet, um die Effizienz von Leistungsverstärkern zu erhöhen.
Evaluation ist eingeschränkt. Anfragen können über Ihren örtlichen Vertriebsvertreter gestellt werden.
AMD bietet eine marktführende DPD-Lösung, die Investitionskosten und Betriebskosten reduziert
Die digitale Vorverzerrung (Digital Pre-Distortion, DPD) ist heute einer der grundlegendsten Bausteine drahtloser Kommunikationssysteme. Sie wird verwendet, um die Effizienz von Leistungsverstärkern zu erhöhen. Durch die Reduktion der Verzerrung beim Betrieb von Leistungsverstärkern in ihren nichtlinearen Bereichen können Leistungsverstärker weitaus effizienter gestaltet werden. Mobile Basisstationen, die keine CFR- oder DPD-Algorithmen verwenden, weisen in der Regel eine geringe Effizienz auf und sind daher mit hohen Betriebs- und Investitionskosten verbunden. Ein typischer Leistungsverstärker der Klasse AB LDMOS mit WCDMA-Wellenformen kann einen Wirkungsgrad von etwa 15 bis 20 % erzielen. Wenn CFR und DPD aktiviert sind, kann diese Effizienz auf bis zu 40 % gesteigert werden, was für Netzbetreiber zu enormen Einsparungen bei den Investitions- und Betriebskosten führt. Bei Leistungsverstärkern späterer Generationen, die Doherty-Architekturen nutzen, sind Effizienzsteigerungen im Bereich von mehr als 50 % mit AMD DPD möglich.
Der DPD-Kern verkürzt die Implementierungszeit, da Kunden eine leistungsstarke DPD-Lösung in Form eines parametrierbaren Kerns statt eines manuell angepassten Kerns erhalten. Darüber hinaus ist AMD DPD für die Implementierung in AMD FPGAs optimiert, sodass es nur sehr wenig Platz im FPGA einnimmt und die derzeit kostengünstigste FPGA-Lösung darstellt. DPD IP kompensiert jetzt Langzeitspeichereffekte, die bei Galliumnitrid (GaN)-Verstärkern auftreten, sodass Kunden eine hervorragende Effizienz erzielen und gleichzeitig die strengen Anforderungen an die Spektralemissionsmaske (SEM) sowie die Fehlervektorgröße (EVM) bei allen Leistungsstufen erfüllen können.
DPD IP unterstützt Folgendes:
Algorithmen
Software
Physikalische Konfigurationsparameter
Für den vollständigen Zugriff auf diesen IP-Kern, einschließlich Funktionalität zur Bitstream-Generierung, ist es erforderlich, dass Sie einen vollständigen Lizenzschlüssel generieren und installieren.
Informationen zu folgenden Themen finden Sie unter dem Link „Anforderungen“ auf der Produktseite für diesen Kern:
Dieser Kern wird unter den folgenden Bedingungen lizenziert: Kern-Lizenzvereinbarung.
Wenn Sie einen LogiCORE™ IP-Kern erwerben möchten, wenden Sie sich bitte an Ihren lokalen Vertriebsvertreter. Geben Sie dabei die Teilenummer auf der Produktseite an.
| LogiCORE-Produktname | Teilenummer |
| Digital Pre-Distortion (DPD) | EF-DI-DPD-SITE |
Befolgen Sie nach dem Kauf einer Lizenz für diesen Kern die Anweisungen in der E-Mail zur Kaufbestätigung, die Sie erhalten, wenn Sie die IP-Core-Netzliste von der Lizenzierungsseite herunterladen und einen vollständigen Lizenzschlüssel generieren und installieren, um den vollen Zugriff auf den Kern zu aktivieren.
Weitere Informationen zu neuen Funktionen, bekannten Problemen und Patches finden Sie im Dokument Installations-, Lizenzierungs- und Versionshinweise im Lizenzierungs-Solution Center.
Zusätzliche Dokumentation für diesen Kern steht allen Kunden zur Verfügung, die über eine Volllizenz oder eine Evaluierungslizenz verfügen. Sie müssen sich für den Zugriff auf die Evaluation Lounge registrieren, um die Dokumentation anzuzeigen.
Zeitüberschreitung bei Hardwareevaluierung *: ~ 4 Std.
| LogiCORE™ | Version | Software-Unterstützung | AXI-Unterstützung | Unterstützte Chipfamilien |
|---|---|---|---|---|
| Digital Pre-Distortion (DPD) | v15.0 |
Vivado™ 2024.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq™ UltraScale+™ RFSoC DFE Gen 1/Gen 2/Gen 3 Zynq UltraScale+ |
| v14.0 | Vivado 2023.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC DFE Gen 1/Gen 2/Gen 3 Zynq UltraScale+ |
|
| v5.0 (wird nicht mehr unterstützt) |
ISE™ 13.2 | Legacy | Virtex™ 6 CXT/LXT/SXT Virtex 5 FXT/SXT/LXT/TXT/LX |
|
| v6.0 Eingestellt (wird nicht mehr unterstützt) |
ISE 14.3 | AXI4-Stream AXI4-Lite |
Zynq 7000 Artix™ 7 Kintex™ 7/-2L Virtex 7/XT/-2L Virtex 6 CXT/LXT/SXT |
|
| v7.0 Eingestellt (wird nicht mehr unterstützt) |
Vivado 2014.4 | AXI4 AXI4-Stream AXI4-Lite |
Zynq 7000 | |
| v7.1 Eingestellt (wird nicht mehr unterstützt) |
Vivado 2015.4 | AXI4 AXI4-Stream AXI4-Lite |
Zynq 7000 | |
| v8.0 | Vivado 2016.3 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ MPSoC Zynq 7000 |
|
| v8.1 | Vivado 2018.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC Zynq UltraScale+ MPSoC Zynq 7000 |
|
| v8.1rev1 | Vivado 2018.1 | AXI4 AXI4-Stream AXI4-Lite |
Zynq UltraScale+ RFSoC Zynq UltraScale+ MPSoC Zynq 7000 |
Erforderliche Software von der AMD Downloads-Seite herunterladen. Informationen zu neuen Funktionen, bekannten Problemen und Patches finden Sie im Lizenzierungscenter.
* Mit einer Lizenz für Hardware-Evaluation für einen der oben genannten IP-Kerne können Sie diese Kerne in Ihrem Design parametrieren, generieren und instanziieren. Außerdem können Sie eine Funktions- und Zeitsimulation durchführen und einen Bitstrom generieren, mit dem Sie Ihr Design in der Hardware herunterladen und konfigurieren können.
Die IP-Kerne in dieser Tabelle sind im programmierten Gerät für einen bestimmten Zeitraum voll funktionsfähig. Nach diesem Zeitraum wird die IP deaktiviert (funktioniert nicht mehr), und Sie müssen das FPGA erneut herunterladen und konfigurieren.
Bestimmte AMD Technologien erfordern möglicherweise die Ermöglichung oder Aktivierung durch Dritte. Die unterstützten Funktionen können je nach Betriebssystem variieren. Bitte informieren Sie sich beim Systemhersteller über spezifische Funktionen. Keine Technologie oder kein Produkt kann vollständig sicher sein.