Vivado IP-Versionshinweise
Dieser Artikel enthält eine Liste aller Antwortdatensätze für „Vivado™ IP-Versionshinweise – Alle IP-Änderungsprotokolldaten“ und der zugehörigen Version der Vivado-Tools.
von: AMD
Der Video Timing Controller LogiCORE™ IP ist ein Universal-Video-Timing-Detektor und -Generator, der automatisch Blenden und aktiv das Daten-Timing anhand der horizontalen und vertikalen Synchronisierungsimpulse erkennt.
Der Video Timing Controller LogiCORE™ IP ist ein universeller Video-Timing-Detektor und -Generator. Der Kern wird üblicherweise zusammen mit dem Video-in-to-AXI4-Stream-IP-Kern verwendet, um Format und Timing eingehender Videos zu erkennen, oder mit dem AXI4-Stream-to-Video-OUT-IP-Kern, um das Timing ausgehender Videos für nachgeschaltete Geräte zu generieren.
Der AMD Video Timing Controller LogiCORE IP ist ein universeller Video-Timing-Detektor und -Generator, der automatisch Blenden und aktiv das Daten-Timing anhand der horizontalen und vertikalen Synchronisierungsimpulse erkennt. Der Video Timing Controller kann Video-Timing-Signale erzeugen und ermöglicht die Anpassung des Timings innerhalb eines Videodesigns. Der Kern ist über Register programmierbar, bietet einen umfassenden Satz von Interrupt-Steuerelementen und unterstützt mehrere Systemkonfigurationen.
Zeitüberschreitung bei Hardwareevaluierung*: ~ 1–8 Std.
| LogiCORE™ | Version | AXI4-Unterstützung | Software-Unterstützung | Unterstützte Chipfamilien |
|---|---|---|---|---|
| Video Timing Controller | v6.2 | AXI4-Lite | Vivado™ 2022.2 | Adaptives Versal™ SoC Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale Zynq 7000 Artix™ 7 Kintex 7 Virtex 7 |
Video Timing Controller |
v5.01a | ISE™ 14.3 | Zynq 7000 Artix 7 Kintex 7 Virtex 7/XT Virtex 6 CXT/HXT/LXT/SXT Spartan™ 6 LXT/LX |
|
| Video Timing Controller | v2.1 | ISE 12.3 | Virtex 5 TXT/FXT/SXT/LXT/LX Spartan 3A DSP |
Erforderliche Software von der AMD Downloads-Seite herunterladen. Informationen zu neuen Funktionen, bekannten Problemen und Patches finden Sie im Lizenzierungscenter.
* Mit einer Lizenz für Hardware-Evaluation für einen der oben genannten IP-Kerne können Sie diese Kerne in Ihrem Design parametrieren, generieren und instanziieren. Außerdem können Sie eine Funktions- und Zeitsimulation durchführen und einen Bitstrom generieren, mit dem Sie Ihr Design in der Hardware herunterladen und konfigurieren können.
Die IP-Kerne in dieser Tabelle sind im programmierten Gerät für einen bestimmten Zeitraum voll funktionsfähig. Nach diesem Zeitraum wird die IP deaktiviert (funktioniert nicht mehr), und Sie müssen das FPGA erneut herunterladen und konfigurieren.
Bestimmte AMD Technologien erfordern möglicherweise die Ermöglichung oder Aktivierung durch Dritte. Die unterstützten Funktionen können je nach Betriebssystem variieren. Bitte informieren Sie sich beim Systemhersteller über spezifische Funktionen. Keine Technologie oder kein Produkt kann vollständig sicher sein.