ハードウェア実装前のシグナル インテグリティ、電力動作、および高速インターフェイスの検証を可能にする、電気およびシステム レベルのシミュレーション モデルを提供しています。
- IBIS モデル
- IBIS-AMI モデル
- HSPICE & Eldo モデル
- IO S パラメーター モデル
- PDN (Power Delivery Network) モデル
シングルエンドおよび差動インターフェイスのシグナル インテグリティ解析に使用されるデジタル I/O バッファーの動作モデル。
¹ このアップデートをインストールする前に、アンサー #21632 を参照
² Artix UltraScale+ は Kintex UltraSacle+ と共通のモデルを使用
イコライゼーションやジッター解析を含む、高精度なチャネル シミュレーションを可能にする高速シリアル トランシーバー向けの高度なモデル。
Versal アダプティブ SoC トランシーバー IBIS-AMI スタンドアロン モデル
サインインして、Versal アダプティブ SoC トランシーバー IBIS-AMI モデルのセキュア サイトにアクセスする。
UltraScale+ デバイス
サインインして、UltraScale+ IBIS AMI のセキュア サイトにアクセスし、UltraScale+ IBIS-AMI モデルの最新バージョンを確認する。
UltraScale+ GTM IBIS AMI
サインインして、UltraScale+ GTM IBIS AMI のセキュア サイトにアクセスし、UltraScale+™ GTM IBIS AMI キットの最新バージョンを確認する。
UltraScale IBIS AMI セキュアサイト
サインインして、UltraScale IBIS AMI のセキュア サイトにアクセスし、UltraScale IBIS-AMI モデルの最新バージョンを確認する。
7 シリーズ トランシーバー IBIS-AMI スタンドアロン モデル
サインインして、7 シリーズ トランシーバー IBIS-AMI スタンドアロン モデルのセキュア サイトにアクセスする。
重要な情報
Sisoft ツール QCD 用のモデル (TX+RX)、パッケージ、 自動抽出サンプルを含む
Spartan 6
GTP IBIS-AMI シミュレーション キット (ZIP - 198 KB)
MD5 SUM 値: d986609bdbaec710a76b6410c4090d72
Virtex 6
GTX トランシーバー IBIS-AMI モデル (ZIP - 986.39 KB)
MD5 SUM 値: 65e5c116036659fc625dcf8c52457680
最終更新日: 2015 年 3 月 20 日
重要な情報
IBIS-AMI モデルをサポートする SiSoft QCD キットは、QCDKITS で入手可能
Virtex 5
GTP トランシーバー IBIS-AMI モデル (ZIP - 244 KB)
MD5 SUM 値: c12005cec454d605565b1e3b57de4297
最終更新日: 2013 年 8 月 15 日
GTX トランシーバー IBIS-AMI モデル (ZIP - 145 KB)
MD5 SUM 値: 27a2d49277ba620d51845620a8555c69
最終更新日: 2013 年 8 月 15 日
SPICE 互換ツールで詳細なアナログ/ミックスドシグナル シミュレーションに使用する回路レベルのモデル。
UltraScale Select IO eHSPICE セキュア サイト
サインインして、UltraScale Select IO eHSPICE のセキュア サイトにアクセスし、UltraScale eHSPICE モデルの最新バージョンを確認する。
RF および SI シミュレーションにおいて、高速信号パスの解析やチャネル パフォーマンスの特性評価に使用される周波数ドメイン モデル。
これらのモデルをシミュレーション環境に実装する手順については、付属の README.txt ファイルをご確認ください。
パワー インテグリティおよびノイズ解析をサポートするための、配電およびデカップリング動作を表すモデル。
これらのモデルをシミュレーション環境に組み込む方法については、ユーザー ガイドを参照してください。ダイおよび BGA ポートの設定手順、周波数スイープ解析、過渡シミュレーションに関する情報が含まれています。