Vivado IP-Versionshinweise
Dieser Artikel enthält eine Liste aller Antwortdatensätze für „Vivado™ IP-Versionshinweise – Alle IP-Änderungsprotokolldaten“ und der zugehörigen Version der Vivado-Tools.
von: AMD
Der AMD LogiCORE™ IP Debug Bridge-Kern ist ein Controller, der die JTAG-Schnittstelle mit Debug-Kernen im Design verbindet.
Der LogiCORE™ IP Debug Bridge-Kern ist ein Controller, der einen Mechanismus zum Aufbau eines Kommunikationskanals für Debug-Kerne mit Runtime-Software bereitstellt. Die Verwendung der Debug Bridge kann in zwei Kategorien unterteilt werden: Tandem mit Field Updates und Virtual Cable (XVC). Diese beiden Kategorien bieten die Möglichkeit zur Kommunikation mit dem Debug-IP (einschließlich Speicher-IP), das im Design enthalten ist. Durch das Tandem mit Field Updates-Flow (Fast Field Updates) können Sie neue Funktionen über die PCIe®-Verbindung in einen Chip herunterladen, nachdem der Chip zunächst über Tandem-PROM/PCIe konfiguriert wurde. Mit dem XVC-Flow können Sie Debug-Kerne verwenden und das Design über eine nicht-JTAG-Schnittstelle (z. B. Ethernet/PCIe) debuggen.
Es gibt zwei umfassende Klassifizierungen der Debug Bridge-IP-Funktionalität, die mit vier verschiedenen Modi unterstützt werden.
Virtual Cable (XVC) Solution – Drei Modi werden unterstützt:
Bestimmte AMD Technologien erfordern möglicherweise die Ermöglichung oder Aktivierung durch Dritte. Die unterstützten Funktionen können je nach Betriebssystem variieren. Bitte informieren Sie sich beim Systemhersteller über spezifische Funktionen. Keine Technologie oder kein Produkt kann vollständig sicher sein.