ISE-Versionshinweise
Dieses Dokument enthält eine Auflistung der Versionshinweise, eine für jeden IP-Kern.
von: AMD
Der PLBv46 Endpoint ist eine Schnittstelle zwischen dem Processor Local Bus (PLB) und dem PCI Express® (PCIe®)-Silizium-Hardcore.
Der PLBv46 Endpoint ist eine Schnittstelle zwischen dem Processor Local Bus (PLB) und dem PCI Express® (PCIe®)-Silizium-Hardcore. Das PLBv46-Endpoint-Subsystem bietet vollständige Bridge-Funktionalität zwischen der PLB-Bus-Architektur und dem PCIe-Netzwerk. Das Subsystem besteht aus dem PCIe-Kern, einer GT-Schnittstelle und dem PLBv46-Endpoint. Die Bridge-Schaltung ist im FPGA-Fabric implementiert und der PCIe-Kern und GT sind Hardcore-Elemente im FPGA.
Der PLBv46 Endpoint bietet eine Übersetzung von PLB-Bus-Befehlen in PCIe-TLP-Pakete und von PCIe-Anforderungen in PLB-Bus-Befehle auf Transaktionsebene.
Bestimmte AMD Technologien erfordern möglicherweise die Ermöglichung oder Aktivierung durch Dritte. Die unterstützten Funktionen können je nach Betriebssystem variieren. Bitte informieren Sie sich beim Systemhersteller über spezifische Funktionen. Keine Technologie oder kein Produkt kann vollständig sicher sein.