Vivado IP-Versionshinweise
Dieser Artikel enthält eine Liste aller Antwortdatensätze für „Vivado™ IP-Versionshinweise – Alle IP-Änderungsprotokolldaten“ und der zugehörigen Version der Vivado-Tools.
von: AMD
Der LogiCORE™ Binary Counter IP-Kern bietet LUT- und Single DSP48-Slice-Implementierungen.
Der LogiCORE™ Binary Counter IP-Kern bietet LUT- und Single DSP48-Slice-Implementierungen. Der Binary Counter wird verwendet, um Zähler nach oben, unten und nach oben/unten mit Ausgängen von bis zu 256 Bit Breite zu erstellen. Es wird ein Schwellwertsignal unterstützt, das so programmiert werden kann, dass es aktiv wird, wenn der Zähler einen benutzerdefinierten Wert erreicht. Der obere Grenzwert der Zählung ist vom Benutzer programmierbar, und der Inkrementwert des Zählers kann vom Benutzer definiert werden. Wenn der Zähler den Maximalzählwert oder den gesetzten Zählwert erreicht, ist der nächste Zählwert Null.
| LogiCORE™ | Version | Software-Unterstützung | Unterstützte Chipfamilien |
|---|---|---|---|
| Binary Counter | v12.0 | Vivado™ 2020.2 | Versal™ Kintex™ UltraScale+™ Virtex™ UltraScale+ Zynq™ UltraScale+ Kintex UltraScale™ Virtex UltraScale Zynq 7000 Artix™ 7 Kintex 7/-2L Virtex 7/-2L/XT |
| Binary Counter | v11.0 | ISE™ 14.1 | Artix 7 Kintex 7/-2L Virtex 7/-2L/XT Virtex 6 CXT/HXT/SXT/LXT/-1L Virtex 5 TXT/SXT/LXT/FXT Virtex 4 SX/LX/FX Spartan™ 6 LX/LXT Spartan 3A/3A DSP Spartan 3/3E |
Bestimmte AMD Technologien erfordern möglicherweise die Ermöglichung oder Aktivierung durch Dritte. Die unterstützten Funktionen können je nach Betriebssystem variieren. Bitte informieren Sie sich beim Systemhersteller über spezifische Funktionen. Keine Technologie oder kein Produkt kann vollständig sicher sein.