
Caminho comprovado para o desenvolvimento rápido de projetos
Acelere o projeto e a implementação de FPGAs AMD Spartan™ UltraScale+™ usando o AMD Vivado™ Design Suite, um conjunto de ferramentas fácil de usar, integrado e gratuito. Desbloqueie recursos de alta E/S, baixo consumo de energia e segurança robusta na mais recente família Spartan, sem complexidade.
Fluxo unificado
Cadeia de ferramentas integrada para simulação, síntese, posicionamento e roteamento e depuração
Tempo de conclusão em um piscar de olhos
Atinja as metas da FMAX usando um fluxo de botões com desempenho comprovado
Ampla seleção de núcleos IP
Ampla seleção de quase 400 núcleos IP soft, juntamente com integração perfeita de novos blocos hard em FPGAs Spartan UltraScale+.


Fluxo unificado para menos iterações de design
O Vivado Design Suite elimina a necessidade de múltiplas ferramentas, permitindo menos iterações e uma depuração mais fácil. Os designers se beneficiam de um fluxo completo para FPGAs Spartan UltraScale+, acelerando ciclos de design completos e pequenas atualizações.
- Cadeia de ferramentas integrada: Simulação, síntese, posicionamento e roteamento, e depuração em um fluxo coeso
- Recursos avançados: A melhor análise de qualidade dos resultados e temporização da categoria
Assista a este tutorial em vídeo passo a passo para dar início ao seu projeto de FPGA Spartan UltraScale+. Aprenda a criar um aplicativo real e a navegar pelo fluxo da ferramenta Vivado, desde a entrada do projeto até a integração de novos blocos rígidos, implementação e depuração.

Projetos Spartan UltraScale+ (SU35P) atendendo aos prazos com fluxo em um piscar de olhos
Frequência direcionada SU35P
Frequência direcionada SU35P


Amplo portfólio de IPs tangíveis e intangíveis
Acelere o processo de projeto com uma biblioteca avançada de IP pré-verificado, combinando blocos rígidos no FPGA Spartan UltraScale+ com um portfólio de IP flexível do catálogo Vivado. Com um fluxo de integração simplificado, você pode se concentrar mais em seu aplicativo e menos na construção de infraestrutura do zero.
- Ciclos de projeto acelerados: Aproveite o IP de infraestrutura pronto para uso
- Foco na diferenciação: Dedique esforços ao que realmente importa: seu aplicativo
- Novo IP rígido: DDR4, PCIe® Gen4 e blocos de segurança
- IP virtual: Quase 400 núcleos para impulsionar seu projeto
- Simplifique a integração de núcleos rígidos e flexíveis com o integrador de IP do Vivado




Recursos
Webinars e tutoriais em vídeo

Começar
Power Design Manager
roFerramenta autônoma de estimativa de consumo de energia de última geração para projetos AMD Versal, UltraScale+ e Kria™, com orçamento inicial preciso.
Vivado™ Design Suite
Conjunto de ferramentas de projeto FPGA/SoC adaptável da AMD, síntese e implementação de alto nível, IP dinâmico, fechamento de consumo de energia/temporização, versões gratuita e corporativa.

Fale conosco
Inscreva-se para receber as últimas notícias sobre ferramentas de hardware ou entre em contato com um especialista do Vivado Design Suite para tirar dúvidas ou receber feedback
Notas de rodapé
- VIV-018
Com base nos testes de pior margem negativa realizados pela AMD em julho de 2025, em um FPGA Spartan UltraScale+ SU35P com Vivado Design Suite 2025.1, testado na velocidade -1 (mais lenta) em (150 MHz–250 MHz) em 46 projetos e na velocidade -2 (mais rápida) em (200 MHz–250 MHz) em 41 projetos. Os resultados variam de acordo com o dispositivo, o projeto, a configuração e outros fatores.
- SUS-003
A projeção é baseada na análise interna dos laboratórios AMD de janeiro de 2024, usando o cálculo de potência total (estática mais potência dinâmica) com base na diferença na contagem de células lógicas de um FPGA do AMD Artix UltraScale+ AU7P, para estimar a potência de um FPGA do AMD Spartan UltraScale+ SU35P de 16 nm em comparação com o FPGA do AMD Artix 7 7A35T de 28 nm, usando a ferramenta Xilinx Power Estimator (XPE) versão 2023.1.2. A potência total real varia quando os produtos finais são lançados no mercado, com base na configuração, no projeto, no uso e em outros fatores.
- VIV-018
Com base nos testes de pior margem negativa realizados pela AMD em julho de 2025, em um FPGA Spartan UltraScale+ SU35P com Vivado Design Suite 2025.1, testado na velocidade -1 (mais lenta) em (150 MHz–250 MHz) em 46 projetos e na velocidade -2 (mais rápida) em (200 MHz–250 MHz) em 41 projetos. Os resultados variam de acordo com o dispositivo, o projeto, a configuração e outros fatores. - SUS-003
A projeção é baseada na análise interna dos laboratórios AMD de janeiro de 2024, usando o cálculo de potência total (estática mais potência dinâmica) com base na diferença na contagem de células lógicas de um FPGA do AMD Artix UltraScale+ AU7P, para estimar a potência de um FPGA do AMD Spartan UltraScale+ SU35P de 16 nm em comparação com o FPGA do AMD Artix 7 7A35T de 28 nm, usando a ferramenta Xilinx Power Estimator (XPE) versão 2023.1.2. A potência total real varia quando os produtos finais são lançados no mercado, com base na configuração, no projeto, no uso e em outros fatores.